Lagarto: Desarrollo de procesadores Open ISA y S.O. Open Source

    Una estrategia para impulsar el desarrollo de una industria nacional de TIC


    #RouteMap

    Image
    El proyecto tiene un plan de ejecución como se muestra en la gráfica, para 2019 se ha fabricado el Chip del Procesador Lagarto I, de 64 bits RISC V en cooperación con el Centro de Supercomputación de Barcelona BSC, el Centro Nacional de Microtecnología CNM y la Universidad Politecnica de Cataluña UPC

    2020:
    Fabricación del Chip del Procesador Lagarto II Superscalar de 2 vias, y pruebas a nivel RTL de un Procesador Dual Core con Lagarto I.
    Desarrollo de semiconductores periféricos para computadoras y para sistemas de control. 
    Puesta a punto del Sistema Operativo basado en Linux para Lagarto I.

    2021:
    Fabricación del Chip Dual Core del Procesador Lagarto II Superscalar de 2 vias, y pruebas a nivel RTL de un Procesador Quat Core de Lagarto II y adecuación del Sistema Operativo. 

    2022
    Fabricación del Chip del Procesador Quat Core de Lagarto II y adecuación del Sistema Operativo. 

    2023:
    Diseño de Procesador Octa Core basado en Lagarto II y pruebas a nivel RTL. adecuación del Sistema Operativo. 

    2024:
    Desarrollo de productos basados en tecnología doméstica.
    © 2021 | Laboratorio de Microtecnología y Sistemas Embebidos | Centro de Investigación en Computación | Instituto Politécnico Nacional